====== 2. Základní digitální obvody ====== ===== Cíle cvičení ===== - Multiplexer, dekodér - Vytvoření dekodéru 7-Segmentového displeje - Karnaughova mapa - Logické kombinační obvody (LKO) ===== Příprava na cvičení ===== * Projít si [[courses:b2m37mam:tutorials:dit:start| Digitální techniku]] ===== Podpůrné materiály ===== {{ :courses:b2m37mam:labs:mam_2023-cviceni_2.pdf |Podklady pro 2. cvičení-Skalický}} {{ :courses:b2m37mam:labs:reed_muler_delitelnost_2_a_5.pdf |Reed-Muler Dělitelnost 2 a 5}} {{ :courses:b2m37mam:labs:realizace_lko_programem.pdf | Příklad realizace logické funkce (logického kombinačního obvodu) v jazyce C}} {{ :courses:b2m37mam:tutorials:dit:karnaughova_mapa_tisk.pdf | Karnaughova mapa}} {{ :courses:b2m37mam:tutorials:dit:7-segment.pdf | Pravdivostní tabulka pro 7-mi segmentový displej}} ===== Manuály ===== {{ :courses:b2m37mam:tutorials:dev_kits:de10-lite_user_manual.pdf | DE10-Lite User manual}} {{ :courses:b2m37mam:labs:navod_na_pouziti_programu_quartus_7.2.pdf | Quartus 7.2 - Návod}} {{ :courses:b2m37mam:labs:digital_logic_scyd013b.pdf | Příručka logických obvodů}} ===== Modely součástek ===== {{ :courses:b2m37mam:labs:16-inputs_multiplexer.zip | 16-bitový multiplexer }} ===== Projekty ===== {{ :courses:b2m37mam:labs:r_o_m_-_lko_kvadrator.zip |LKO Kvadrator - ROM}} {{ :courses:b2m37mam:labs:rom_ahdl.zip | AHDL - ROM}} {{ :courses:b2m37mam:labs:cv02_decoder.zip |Dekodery}} ---- **Předchozí cvičení:** [[courses:b2m37mam:labs:01|1. Úvod do předmětu a FPGA]] **Následující cvičení:** [[courses:b2m37mam:labs:03|3. Sekvenční obvody, paměť]]