====== 3. Single Cycle CPU - RISC procesor MIPS ====== {{ .:lekce03-cpu.pdf | PDF }} [[https://gitlab.fel.cvut.cz/b35apo/apo-slides/-/tree/main/03-cpu|TeX]] === Další materiály === [[ https://polypad.amplify.com/p/x2JE4kUWvpDVCQ | D Flip Flop register ]] {{..:..:en:lectures:03:b35apo_lecture03-cpu-en.pdf|Central Processing Unit (CPU)}} {{..:..:en:lectures:03:b35apo_lecture03-cpu-en.odp|ODP}} ===== Odkazy na další literaturu ===== * [[http://www.root.cz/autori/pavel-tisnovsky/|Tišnovský, Pavel]]: [[http://www.root.cz/clanky/procesory-s-architekturou-risc-v-pracovnich-stanicich-a-serverech/|Procesory s architekturou RISC v pracovních stanicích a serverech]], článek na serveru [[http://root.cz|Root.cz]] - hezky napsaný lehký úvod k architektuře MIPS a SPARC před vlastním studiem doporučené literatury Hennessy-Patterson. V série článků začíná úvodem [[http://www.root.cz/clanky/mikroprocesory-s-architekturou-arm/|úvod]]. Z architektur stěžejních pro kurz i celé IT odvětví jsou pak popsané * [[https://www.root.cz/clanky/otevrene-riscove-architektury-openrisc-a-risc-v/|Otevřené architektury a RISC-V úvod]] * [[https://www.root.cz/clanky/instrukcni-sada-procesorovych-jader-s-otevrenou-architekturou-risc-v/|RISC-V základní instrukční sada]] * [[http://www.root.cz/clanky/pohled-programatora-na-mikroprocesory-arm/|popis architektury ARM]].